數(shù)電往年試題
中南大學(xué)信息院《數(shù)字電子技術(shù)基礎(chǔ)》 1
一、填空題:(每空1分,共15分)
1 .邏輯函數(shù)y = Ab + c的兩種標(biāo)準(zhǔn)形式分別為( )、
( )。
2 .將2004個(gè)“1”異或起來得到的結(jié)果是( )。
3 .半導(dǎo)體存儲(chǔ)器的結(jié)構(gòu)主要包含三個(gè)部分,分別是( )、( )、
( )。
4 . 8位D/A轉(zhuǎn)換器當(dāng)輸入數(shù)字量 10000000為5vo若只有最低位為高電平,則輸出電壓為 ( )v;當(dāng)輸入為10001000,則輸出電壓為( )V。
5 .就逐次逼近型和雙積分型兩種 A/D轉(zhuǎn)換器而言,( )的抗干擾能力強(qiáng),
( )的轉(zhuǎn)換速度快。
6 .由555定時(shí)器構(gòu)成的三種電路中,( )和( )是脈沖的整形電路。
7 .與PAL相比,GAL器件有可編程的輸出結(jié)構(gòu),它是通過對(duì)( )進(jìn)行編
程設(shè)定其( )的工作模式來實(shí)現(xiàn)的,而且由于采用了( )
的工藝結(jié)構(gòu),可以重復(fù)編程,使它的通用性很好,使用更為方便靈活。
二、根據(jù)要求作題:(共15分)
1. 1. 將邏輯函數(shù) P=AB+AC寫成與或非型表達(dá)式,并用集電極開路門來實(shí)現(xiàn)。
2. 2.圖1、2中電路均由CMOS門電路構(gòu)成,寫出 P、Q的表達(dá)式,并畫出對(duì)應(yīng) A、B、 C的P、Q波形。
三、分析圖3所示電路,寫出F1、F2的邏輯表達(dá)式,說明電路的邏輯功能。圖中所用器件
是8選1數(shù)據(jù)選擇器 74LS151。 (10分)
A
R
C
P
B
圖2
四、設(shè)計(jì)一位十進(jìn)制數(shù)的四舍五入電路(采用 8421BCD碼)。要求只設(shè)定一個(gè)輸出,
并畫出用最簡(jiǎn)與非門實(shí)現(xiàn)的邏輯電路圖。 (15分)
(8分)
五、已知電路及 CP、A的波形如圖5 (a) (b)所示,設(shè)觸發(fā)器的初態(tài)均為“ 0”,試畫出
輸出端B和C的波形。
D
cZru-LTumjirLT^
B
C
六、用T觸發(fā)器和異或門構(gòu)成的某種電路如圖 6 (a)所示,在示波器上觀察到波形如圖 6(b)
所示。試問該電路是如何連接的?請(qǐng)?jiān)谠瓐D上畫出正確的連接圖,并標(biāo)明 T的取值。
圖 6(b)
圖63)
(6分)
七、電路如圖 7所示,其中 RA=RB=10k Q ,C=0.1畫,試問:
1 .在Uk為高電平期間,由555定時(shí)器構(gòu)成的是什么電路,其輸出 U0的頻率f0=?
2 .分析由JK觸發(fā)器FF1、FF2、FF3構(gòu)成的計(jì)數(shù)器電路,要求:寫出驅(qū)動(dòng)方程和狀態(tài)方程, 列出狀態(tài)轉(zhuǎn)換表,畫出完整的狀態(tài)轉(zhuǎn)換圖;
3 .設(shè)Q3、Q2、Q1的初態(tài)為000, Uk所加正脈沖的寬度為 Tw=6/f0 ,脈沖過后 Q3、Q2、
Q1將保持在哪個(gè)狀態(tài)? (共15分)
CP
圖7
八、圖8所示是16*4位ROM和同步十六進(jìn)制加法計(jì)數(shù)器 74LS161組成的脈沖分頻電路。
ROM中的數(shù)據(jù)見表8所示。試畫出在 CP信號(hào)連續(xù)作用下的 D3、D2、D1、D0輸出的電壓
波形,并說明它們和 CP信號(hào)頻率之比。 (16分)
CP ET EP
0 12 3 D D D D
0 12 3 A A A A
QO
QI
Q2
Q3
74161
0 12 3
D D D D
_ _ C
Rd LD
地址輸入
A3 A2 A1 A0
0 0 0 0
0 0 0 1
0 0 10
0 0 11
0 10 0
0 10 1
0 110
0 111
10 0 0
10 0 1
10 10
10 11
110 0
110 1
數(shù)據(jù)輸出
D3 D2 D1 D0 1111 0 0 0 0 0 0 11 0 10 0 0 10 1 10 10 10 0 1 10 0 0 1111 110 0 0 0 0 1 0 0 10 0 0 0 1 0 10 0
1110
1111
0 111
0 0 0 0
CP波形如圖所示:
j_irLJiJirLrL,rLrL-rLrLR
答案
一、填空(每空1分,共15分)
1 丫(ABC) =、m(i =1,3,4,5,7),Y(ABC) ="Mi(i =0,2,6) ?
2 . 0
3 .地址譯碼器、存儲(chǔ)矩陣、輸出緩沖器
4 . 0.039、5.31
5 .雙積分型、逐次逼近型
6 .施密特觸發(fā)器、單穩(wěn)態(tài)觸發(fā)器
7 .結(jié)構(gòu)控制字、輸出邏輯宏單元、 E2CMOS
二、根據(jù)要求作題:(共15分)
1. p = A + BC, oc門線與實(shí)現(xiàn)圖略
- -n -
2 P=AC+BC; Q=A + BC + B+Q C
Fi — mi(i =1,2,4,7);
(1)列真值表:
F2 =、mi (i = 1,2,3,7)
A
B C
F1
F2
0
0
0
Q
0
0
1
1
1
0
1
0
1
1
0
1
1
0
1
1
0
0
1
0
1
C
]
0
0
1
1
0
0
0
1
1
1
1
1
(2)邏輯功能:全減器
四、設(shè)用A3A2A1A0表示該數(shù),輸出 Fo列出真值表如下:
耳
A2
Al
M
F
Q
0
Q
0
0
0
0
0
1
0
Q
0
1
0
0
口
0
1
1
0
0
1
0
0
0
口
1
0
1
1
口
1
1
0
1
0
1
1
1
1
1
0
Q
0
1
1
0
0
1
1
1
0
1
0
X
1
0
1
1
X
1
1
Q
0
X
1
1
Q
1
X
1
1
1
0
X
1
1
1
1
X
邏輯表達(dá)式為:F =、m(5,6,7,8,9) = A3 A2A0 A2A1
邏輯圖如下:
五、
即 _TL_run_[Ln_rL_rLJL
I [I_[L
n n n
六、T=1,連線F=Cp2Q,圖略。
七、1.多諧振蕩器 f0=476Hz ;
2.寫出驅(qū)動(dòng)方程 3分,狀態(tài)方程3分,列出狀態(tài)轉(zhuǎn)換 000->100->110->111->011->001 回到100;
J1 =Q;;
K1 =Q;;
J2 =Q;;
K2 =Q;;
J3 =Q;;
K3 = Q1n
n 中 n n n n n
Q1 Q2 Q1 Q2Q1 = Q2
q;1 =q!q; q:q2 =q3
q3 1 = QnQn - Q7q3
3. Q3Q2Q1=100 (3 分);
八、 D3、D2、D1、D0 頻率比分別是 1/15、3/15、5/15、7/15;
cp
do ^^^L_n_TL_^^L_^
DI |
D2 | | | | |
D3 | |
中南大學(xué)信息院《數(shù)字電子技術(shù)基礎(chǔ)》 2
一、填空題:(每空1分,共16分)
1 .邏輯函數(shù)有四種表示方法,它們分別是( )、( )、
( )和( )。
2 .將2004個(gè)“1”異或起來得到的結(jié)果是( )。
3 .目前我們所學(xué)的雙極型集成電路和單極型集成電路的典型電路分別是 ( )電
路和( )電路。
4 .施密特觸發(fā)器有( )個(gè)穩(wěn)定狀態(tài).,多諧振蕩器有( )個(gè)穩(wěn)定狀態(tài)。5.已知Intel2114 是1K* 4位的RAM集成電路芯片,它有地址線( )條,數(shù)據(jù)線( )
條。
6 .已知被轉(zhuǎn)換的信號(hào)的上限截止頻率為 10kHz,則A/D轉(zhuǎn)換器的采樣頻率應(yīng)高于 ( )
kHz;完成一次轉(zhuǎn)換所用的時(shí)間應(yīng)小于( )。
7 . GAL器件的全稱是( ),與PAL相比,它的輸出電路是通過編程設(shè)定
其( )的工作模式來實(shí)現(xiàn)的,而且由于采用了( )的工藝
結(jié)構(gòu),可以重復(fù)編程,使用更為方便靈活。
二、根據(jù)要求作題:(共16分)
3. 1. 試畫出用反相器和集電極開路與非門實(shí)現(xiàn)邏輯函數(shù) Y = AB + BC。
2、圖1、2中電路由TTL門電路構(gòu)成,圖3由CMOS門電路構(gòu)成,試分別寫出 F1、F2、 F3的表達(dá)式。
F2
F3
三、已知電路及輸入波形如圖 4 (a) (b)所示,其中FF1是D鎖存器,F(xiàn)F2是維持-阻塞D
觸發(fā)器,根據(jù)CP和D的輸入波形畫出
Q1和Q2的輸出波形。設(shè)觸發(fā)器的初始狀態(tài)均為
0。
(8分)
QL
Q1
Q2
四、分析圖5所示電路,寫出
Z1、Z2
CP
Q1-
Q2
的邏輯表達(dá)式,列出真值表,說明電路的邏輯功能。
(10 分)
五、設(shè)計(jì)一位8421BCD碼的判奇電路,當(dāng)輸入碼為奇數(shù)時(shí),輸出為 1,否則為0。要求使 用兩種方法實(shí)現(xiàn):
(1)用最簡(jiǎn)與非門實(shí)現(xiàn),畫出邏輯電路圖;
(2)用一片8選1數(shù)據(jù)選擇器74LS151加若干門電路實(shí)現(xiàn),畫出電路圖。
(20 分)
六、電路如圖 7所示,其中 RA=RB=10k Q ,C=0.1畫,試問:
1.在Uk為高電平期間,由555定時(shí)器構(gòu)成的是什么電路,其輸出 U0的頻率f0=?
2.分析由JK觸發(fā)器FF1、FF2、FF3構(gòu)成的計(jì)數(shù)器電路,要求:寫出驅(qū)動(dòng)方程和狀態(tài)方程, 畫出完整的狀態(tài)轉(zhuǎn)換圖;
4. 2. 設(shè)Q3、Q2、Q1的初態(tài)為000, Uk所加正脈沖的寬度為 Tw=5/f0 ,脈沖過后 Q3、
Q2、Q1將保持在哪個(gè)狀態(tài)? (共15分)
七、集成4位二進(jìn)制加法計(jì)數(shù)器 74161的連接圖如圖8所示,LD是預(yù)置控制端;D0、D1、
D2、D3是預(yù)置數(shù)據(jù)輸入端; Q3、Q2、Q1、Q0是觸發(fā)器的輸出端, Q0是最低位,Q3是最
高位;LD為低電平時(shí)電路開始置數(shù), LD為高電平時(shí)電路計(jì)數(shù)。試分析電路的功能。要求:
(1)列出狀態(tài)轉(zhuǎn)換表;
(2)檢驗(yàn)自啟動(dòng)能力;
(3)說明計(jì)數(shù)模值。 (15分)
一 QO QI Q2 Q3
」LD EP
1T而 74161 ET
CP do DI D2 D3 C
1 1
圖8
答案
、填空(每空1分,共16分)
1. 真值表、邏輯圖、邏輯表達(dá)式、卡諾圖;
2. 0;
3. TTL、 CMOS ;
4. 兩、0 ;
5. 10、4 ;
6. 20、50 d S;
7. 通用陣列邏輯、輸出邏輯宏單元、 E2CMOS;
、根據(jù)要求作題:(共16分)
1 .
A —[>-
B —
C [>——
2 R=A + B; F2=C;
9 +vcc
R
—& 0—
—9 0
F3 = AC + BC
CP
D
Q1
Qi
四、(i)表達(dá)式
Z1 = m1 m2 m4 m7
Z2 = m1 m2 m3 m7
(2)真值表
AB C:
Z1 Z2
0 00
0
0
0 0 1
1
0 1 0
1
1_
0 1 1
0
1
1 00
1
0
1 0 1
0
0
11 0
0
0
111
1
1
(3)邏輯功能為:全減器
五、首先,根據(jù)電路邏輯描述畫出卡諾圖:
0CD 01 11 10
1 0
1
0
1
1
0
1
0
X
X
X
X
1
0
X
X
(1)最簡(jiǎn)“與一或式”為: Y = ABCD+ABCD + BCD+BCD + BCD;
(2) “與非—與非式"為: Y = ABCD ABCD BCD BCD BCD
(與非門實(shí)現(xiàn)圖略)
74LS151 S 卜
Di D; Di Dt D”
ill 〕T i I i『
六、
(1)
(1)
多諧振蕩器;
fo
(2)
1 = 481Hz
(RA 2RB)Cln 2
(2) 驅(qū)動(dòng)方程:
Ji =Q2;
Ki =Q3 狀態(tài)方程:
J =Ql;
K2 =Qi
J
J3 =Q2;
k3 =q2
J n 4 _ Z_ _
Q3 — Q2Q3 +Q2Q3
JQ;* =QiQ! +Q1Q2
一 n 4 一 一 一 一
Q1 — Q2 Q1 + Q1 Q3
狀態(tài)轉(zhuǎn)換圖:
(3)初態(tài)為000,五個(gè)周期后將保持在 100狀態(tài)。
(2)可以自啟動(dòng);
(3)模=8;
中南大學(xué)信息院《數(shù)字電子技術(shù)基礎(chǔ)》
一、填空(每題1分,共10分)
1 . TTL門電路輸出高電平為 V ,閾值電壓為 V ;
2 .觸發(fā)器按動(dòng)作特點(diǎn)可分為基本型、 、和邊沿型;
3 .組合邏輯電路產(chǎn)生競(jìng)爭(zhēng)冒險(xiǎn)的內(nèi)因是
4 .三位二進(jìn)制減法計(jì)數(shù)器的初始狀態(tài)為 101,四個(gè)CP脈沖后它的狀態(tài)為 ;
5 .如果要把一寬脈沖變換為窄脈沖應(yīng)采用 觸發(fā)器;
6 . RAM的擴(kuò)展可分為 、擴(kuò)展兩種;
7 . PAL是 可編程,EPROM!可編程;
8 . GAL中的OLMCT組態(tài)為專用輸入、 、寄存反饋輸出等幾種工作模式;
9 .四位DAC勺最大輸出電壓為 5V,當(dāng)輸入數(shù)據(jù)為0101時(shí),它的輸出電壓為 V
10 .如果一輸入電壓的最大值為 1V,采用3位ADC時(shí)它的量化階距為 V。
二、寫出下列各圖中的輸出邏輯表達(dá)式 ,并化為最簡(jiǎn)與或式;
(G1 G2 為 OC 門,TG1 TG2 為 CMOS 傳輸門) (10 分)
G1
B
圖la
圖lb
圖2
三、由四位并行進(jìn)位全加器 74LS283構(gòu)成圖2所示: (15分)
1. 當(dāng) A=0,X 3X2XiX0=0011,Y3Y2YiYo=0100 求 Z3Z2ZiZo=?,W=?
2. 2. 當(dāng) A=1,X 3X2XiXo=1001,Y3Y2YiY 0=0101 求 Z3Z2ZiZo=?,W=?
3. 3. 寫出 X(X3X2XiXo),Y(Y 3Y2YiYo),A 與 Z(Z3Z2ZiZo), W 之間的算法公式,并指
出其功能.
W 區(qū) 4 Z] 3
溝溝溝Xo Yj Y2 巧/ A
(15 分)
四、試畫出圖3在CP脈沖作用下Q1,Q2,Y對(duì)應(yīng)的電壓波形。
(設(shè)觸發(fā)器的初態(tài)為 0,畫6個(gè)完整的CP脈沖的波形)
Y
CP
圖3
五、由可擦可編程只讀存儲(chǔ)器 EPROM2716構(gòu)成的應(yīng)用電路如圖所示。
1.計(jì)算EPROM2716的存儲(chǔ)容量;
2. 2.
3. 3.
當(dāng)ABCD=0110時(shí),數(shù)碼管顯示什么數(shù)字; 寫出Z的最小項(xiàng)表達(dá)式,并化為最簡(jiǎn)與或式;
A5AaA1A0
。了…
0000
FCH
0001
dOH
0010
DAH
OOH
F2H
0100
0101
B6H
OHO
BEH
0111
1000
EDH
FEH
1001
F6H
(15 分)
AB CD
六、由同步十進(jìn)制加法計(jì)數(shù)器 74LS160構(gòu)成一數(shù)字系統(tǒng)如圖所示,假設(shè)計(jì)數(shù)器的初態(tài)為 0,
測(cè)得組合邏輯電路的真值表如下所示: (20
分)
A
B
C
Z
0
0
0
1
0
0
1
0
0
1
0
0
0
1
1
1
1
0
0
0
1
0
1
0
1
1
0
1
1
1
1
1
真值表
1 . 1. 畫出74LS160的狀態(tài)轉(zhuǎn)換圖;
2 . 2. 畫出整個(gè)數(shù)字系統(tǒng)的時(shí)序圖;
口口
3 .如果用同步四位二進(jìn)制加法計(jì)數(shù)器 74LS161代替74LS160,試畫出其電路圖(要求采
用置數(shù)法);
4 .試用一片二進(jìn)制譯碼器 74LS138輔助與非門實(shí)現(xiàn)該組合邏輯電路功能。 七、時(shí)序PLA電路如圖所示:
1、 1、 求該時(shí)序電路的驅(qū)動(dòng)方程、狀態(tài)方程、輸出方程;
2、 2、 畫該電路的狀態(tài)轉(zhuǎn)換表;
3、 3、 若X為輸入二進(jìn)制序列 10010011,其波形如圖所示,畫 Q1、Q2和Z的波
形;
4、 4、 說明該電路的功能。 (16分)
CP TLrL「LrLnTLH_「L
位-I H i_i-!—
Q]
Qi
答案
一、一、填空題:
1. 1. 3.4 V、1.4 V ;
2. 2. 同步型、主從型 ;
3. 3. 邏輯器件的傳輸延時(shí) :
4. 4. 001 ;
5. 5. 積分型單穩(wěn)態(tài) :
6. 6. 字?jǐn)U展、位擴(kuò)展;
7. 7. 與陣列、或陣列:
8. 8. 組合輸出;
9. 9. 5/3 V ;
10. 10. 1/7 V:
⑴ y = AB Be = Ab BC
(2) Z =Ab
二、
(1)A = 0 時(shí): Z = X + Y = 0111; W = Co = 0;
(2)A=1 時(shí):Z =X +Y+1 =0100; W=Co = 0;
(3)電路功能為有符號(hào)數(shù)求和運(yùn)算:
W =Co A - Z=X+YA + A
四、
12 3 4 5 6
CP
Q
I n p I I I I I I
4 iP I I 4 RI I I
i I k ■ d I I I 1^^^^
FLU : U
存儲(chǔ)容量為:1KX8;
數(shù)碼管顯示“ 6”;
Z = m7 = ABCD .
Or
Y
五、
(1) (1)
(2) (2)
(3) (3)
1.狀態(tài)轉(zhuǎn)換圖
QjQjQiQ(
2.
3.
4.
七、(1)驅(qū)動(dòng)方程和狀態(tài)方程相同:
Q;*=D2 =X Q2 Q1
■=
Qin+ =Di =X Q2 Qi
輸出方程:
Z 二X Q2 Qi X Q2 Qi
(2)狀態(tài)轉(zhuǎn)換圖:
CP——
忌-u
「UT「Ln_「LTL「L「L
Qi
Q&
Z
(3)電路功能描述: 為“1”,否則,輸出為“
2位不同數(shù)碼串行檢測(cè)器,當(dāng)串行輸入的兩位數(shù)碼不同時(shí),輸出 0”。
中南大學(xué)信息院《數(shù)字電子技術(shù)基礎(chǔ)》 4
一、填空(每題
1.如圖1所示,
2分,共20分)
A=0 時(shí),Y=
;A=1 , B=0 時(shí),Y=
2. Y = AB+AC , Y的最簡(jiǎn)與或式為
0|P
3.如圖2所示為TTL的TSL門電路,EN=0時(shí),Y為
,EN=1 時(shí),
Y=
4.觸發(fā)器按邏輯功能可分為
RSF、JKF、
和DF;
5.四位二進(jìn)制減法計(jì)數(shù)器的初始狀態(tài)為 0011,四個(gè)CP脈沖后它的狀態(tài)為
6. EPROM2864的有 地址輸入端,有
數(shù)據(jù)輸出端;
兩種;
7.數(shù)字系統(tǒng)按組成方式可分為
8. GAL 是
可編程,GAL中的OLMC稱
9.四位DAC的最大輸出電壓為 5V,當(dāng)輸入數(shù)據(jù)為 0101時(shí),它的輸出電壓為
V;
10.如果一輸入電壓的最大值為 1V,采用3位ADC時(shí)它的量化階距為 V。
10K
圖1
、試分析如圖3所示的組合邏輯電路。
EN
圖2
(10 分)
1 .寫出輸出邏輯表達(dá)式;
2 .化為最簡(jiǎn)與或式;
3 .列出真值表;
4 .說明邏輯功能。
三、試用一片74LS138輔以與非門設(shè)計(jì)一個(gè) BCD碼素?cái)?shù)檢測(cè)電路,要求輸入大于1的素?cái)?shù)
時(shí)電
路輸出為1,否則輸出為0 (要有設(shè)計(jì)過程)。 (10分)
四、試畫出下列觸發(fā)器的輸出波形 (設(shè)觸發(fā)器的初態(tài)為 0)。 (12分)
1.
CP
2.
CP
五、時(shí)序PLA電路如圖所示: (16分)
1 .寫出該時(shí)序電路的驅(qū)動(dòng)方程、狀態(tài)方程、輸出方程;
2. 2. 畫電路的狀態(tài)轉(zhuǎn)換表;
3.若X為輸入二進(jìn)制序列10010011,其波形如圖所示,畫 Qi、Q2和Z的波形;
3. 3. 說明該電路的功能。
七、如圖所示為一跳頻信號(hào)發(fā)生器,其中 CB555為555定時(shí)器,
六、試用74LS161設(shè)計(jì)一計(jì)數(shù)器完成下列計(jì)數(shù)循環(huán)(10分)
74LS194為四位雙向移
位寄存器,74LS160為十進(jìn)制加法計(jì)數(shù)器(22分)
1. CB555構(gòu)成什么功能電路?
2 .當(dāng)2K的滑動(dòng)電阻處于中心位置時(shí),求 CP2頻率?
3 .當(dāng)74LS194的狀態(tài)為0001,畫出74LS160的狀態(tài)轉(zhuǎn)換圖,說明它是幾進(jìn)制計(jì)數(shù) 器,并求輸出Y的頻率。
4 .已知74LS194工作在循環(huán)右移狀態(tài), 當(dāng)它的狀態(tài)為 0001,畫出74LS194的狀態(tài)轉(zhuǎn)換
圖;
5. 5. 試說明電路輸出 Y有哪幾種輸出頻率成份?每一頻率成份持續(xù)多長(zhǎng)時(shí)間?
一、填空題:
11. 1. Y = 0、Y = 1 :
12. 2. Y = A BC;
13. 3. 高陽態(tài)、Y = A;
14. 4. 工、T F;
15. 5. 1111 ;
16. 6. 13 個(gè)、8;
17. 7. 組合邏輯電路、時(shí)序邏輯電路
18. 8. 與陣列、輸出邏輯宏單元
19. 9. 5/3 ;
20. 10. 1/7 :
(1) 邏輯表達(dá)式
S = m1 m2 m4 m7
Co = m3 m5 m6 m?
(2)最簡(jiǎn)與或式:
(3) 真值表
A B Ci
S
Co
0 0 0
0
0
0 0 1
1
0
0 1 0
1
0
0 1 1
0
1
1 0 0
1
0
1 0 1
0
1
1 1 0
0
1
1 1 1
1
1
(4)邏輯功能為:全加器。
(1) (1) 真值表
AB CD
GOOD
0
0 00 1
0
0 010
oofi
n-
0 10 0
o-
0 10 1
I
0 110
0
0 111
1
1 00 0
口
1 00 1
F6-
0]
(2)邏輯表達(dá)式:Y =m2 +m3 +m5 +m7 =Y2 Y3 Y5 Y7
而Y1Y2Y3Y4Y5一Y6F
(3) 用74LS138和與非門實(shí)現(xiàn)如下:
A2
AO
74LS138
SI
S2
S3
四、
2.
五、(1)驅(qū)動(dòng)方程和狀態(tài)方程相同:
n 平 ----
Q2^ = D2=X Q2 Q1
■=
9n 書=D1 =X Q2 Q1
輸出方程:Z =X Q2 Qi-X Q2 Q1 (2)狀態(tài)轉(zhuǎn)換圖:
1 2 a 4 5 (5 7 s
Rd -
rmnnfLrLrLrL
I li I . ■ I
(3)電路功能描述:2位不同數(shù)碼串行檢測(cè)器, 當(dāng)串行輸入的兩位數(shù)碼不同時(shí), 輸出為“1”,
否則,輸出為“ 0”。
六、
計(jì)數(shù)脈沖
輸入
七、
(1) (1) 多諧振蕩器;
(2) (R1 2R2)Cln2
. 12 4
fY = — MHz = — MHz
(3)狀態(tài)轉(zhuǎn)換圖如下;74LS160構(gòu)成九進(jìn)制計(jì)數(shù)器; 9 3
(5 )可輸出4種頻率的信號(hào),它們的頻率分別為:
(4 ) 74LS194構(gòu)成電路的狀態(tài)轉(zhuǎn)換圖:
4/3MHz、3/2 MHz 、12/7 MHz 、2 MHz ;